如何考虑ADC前端输入滤波器的输入阻抗和输出阻抗? 射频链路一般要保持五十欧姆阻抗匹配,但是有源滤波器线路如何能保证完成设计指标的同时完成输入阻抗匹配呢?经常设计出来的低通或者带通滤波器,输入阻抗都是全频段几千欧姆,这咋办呢? 不匹配,那就顺着输入的线缆弹回前面的低噪放或者天线了。匹配,那设计滤波器的参数又不太对劲。 纠结中。
硬创社
全部评论 默认 最新
网老四
2023-05-23 12:35:42 来自广东
接收机的阻抗匹配跟发射机不同,接收机重点是信号幅度和信噪比,接收通道容易插入缓冲器来提高带载能力,不一定非要50欧,设计接收通道驴波器同样也不需要50欧阻抗接口,除非远距离同轴电缆传输信号, 即便非得用50欧接口,也有很多种阻抗转换方法可用。
十方铃 作者
2023-05-24 10:24:04 来自黑龙江
还真的是。在ADI的在线RF链路设计工具里,他们也没怎么设计滤波器这一级的输入阻抗和输出阻抗,全是利用上一级的运放做超低输出阻抗,搭配这下一级的较高输入阻抗进行联合使用。估计是觉得PCB上的布局布线部分阻抗不匹配造成的问题没什么影响,相反利用阻抗差异吃掉功率,保证信号完整传输变成了重点。 在这个工具里只有板上接收外部接口的地方有设计阻抗匹配50欧。后边都没有太在意这个事情了。真神奇。 关于阻抗匹配转换方法本身还是掌握的不太好,回头再研究研究。这两天从应用手册里学了不少调整板上输入接口处放大器电阻网络做匹配的法子。
网老四
2023-05-24 12:26:38 来自广东
信号传输接口有两种匹配方法: 1,信号源和负载阻抗匹配用来传输最大功率。 2,很低内阻的信号源可以直接驱动负载,不需要阻抗匹配。
网老四
2023-05-24 12:29:17 来自广东
PCB走线通常很短,除非信号频率非常高才会考虑走线分布参数的匹配问题,
网老四
2023-05-23 01:35:09 来自广东
你要造RF直放的SDR接收机?什么频段?高速adc的实际阻抗可没有那么高的哦
2e5rS73hU0
2023-05-22 23:38:39 来自广东
学习
开源一小步
2023-05-22 11:34:17 来自江苏
ADC前级滤波、天线匹配没啥关系吧? 铁子还是上电路吧
十方铃 作者
2023-05-22 13:25:59 来自黑龙江
现在还没具体设计电路,在想方案中。目前的整个结构差不多是 天线-天线低噪放(50欧匹配输出)-同轴线缆(50欧)-滤波器(阻抗没想好怎么设计)-ADC驱动放大器(阻抗依旧没想好怎么搞,好像驱动放大器的输出阻抗都挺怪的)-ADC(输入阻抗一般200K欧) 就是中间这两级没想好怎么弄
开源一小步
2023-05-22 14:09:14 来自江苏
听不懂谢谢[呲牙][呲牙][呲牙]
没有更多啦~