IIC上拉电阻设计
看到立创开发板地猛星 IIC的上拉选择大电阻和小电阻串联,这种优化的原理是什么呢,真的可以改善充电时间吗
硬创社
全部评论 默认 最新
aixingkong921
2025-06-01 15:45:33 来自北京
方便调整充电时间,也算改善。
人活着就是为了虹夏
2025-06-01 09:16:21 来自广东
和充电时间屁关系都没有 上拉电阻大小和总线上寄生电容有关系 一起决定总线开关上升下降沿时间
李布衣
2025-06-04 18:49:20 来自四川
给出的信息太少,无法判断设计者背后的真实意图,一般场合,对于I2C来讲,上拉电阻取值保证回路中电流在0.5mA到2mA即可.这个电流主要作用是驱动容性负载,比如板与板之间的电缆,. ADI有片文章讲的很清楚。 https://www.analog.com/cn/resources/analog-dialogue/articles/i2c-communication-protocol-understanding-i2c-primer-pmbus-and-smbus.html
网老四
2025-05-30 12:34:49 来自江苏
主要基于功耗和速度考虑,一般i2C速度最高400k,上拉常用2k-4.7k,如果通讯速度慢,阻值再大些也可以 另外还要考虑芯片内部是不是已经集成了上拉电阻.
MR丶大君君
2025-05-30 08:42:44 来自北京
没看明白
间距错误
2025-05-30 06:25:45 来自北京
我也没看懂
已折叠部分评论 展开
没有更多啦~